uvm 算是当前验证最常用的方法学,提供了很多基于system verilog 的组件和流程控制。通过使用uvm 节省自己搭建流程控制验证结构和常用组件,比如uvm_tlm_analysis_fifo
对于包装过的语言,上手总是有点困难,需要在使用中学习积累。
试验语法了解组件使用为了节省时间最好在小工成里面做,新人开始也最好从小系统开始学习搭建,了解扩展过程。
代码: 文件名 hello_world.sv
```
import uvm_pkg::*;
#include "uvm_macro.svh"
class hello_world extends uvm_test;
`uvm_component_utils(hello_wordl);
function new(string name = "hello_world", uvm_component parent);
super.new(name, parent);
endfunction
task run_phase(uvm_phase phase);
`uvm_info(get_full_name, "hello_world", UVM_LOW);
endtask
endclass: hello_world
module top();
import uvm_pkg::*;
`include "uvm_macros.svh"
initial begin
run_test("hello_world");
end
endmodule
```
编译命令: 关键是要配置一个uvm 路径
irun -sv -uvmhome xxx/UVM/CDNS-1.1d/sv/ hello_world.sv
11-29
150


jenkins安装
12-17
203

05-17
645

05-15
1065

10-05
566


sv- typedef
09-17
1510


c 产生随机数
05-02
508
