芯片的Date sheet中常常提到的信号(引脚)的断言(assertion)和去断言(deassertion)是什么意思?

引脚的“断言”(assertion)和“去断言”(deassertion)通常是在硬件设计中使用的术语,尤其是在数字电路和硬件描述语言(HDL)中。它们描述的是信号电平的状态变化。

分两种情况来说明这个问题:
第1种情况为信号为高电平有效时;
第2种情况为信号为低电平有效时。

信号为高电平有效时的解释如下

  1. 断言(Assert)
    当一个信号被“断言”时,意味着该信号变为活动状态。通常在逻辑电路中,这表示信号被设置为高电平(1)或有效状态。断言通常用于表示一个条件成立或某个操作已经触发。

    例如,在一个GPIO引脚上,如果该引脚从低电平(0)变为高电平(1),可以说引脚被“断言”了。

  2. 去断言(Deassert)
    相反,去断言是指信号从活动状态(如高电平)转变为非活动状态(如低电平)。这表示条件不再成立或者操作已经停止。

    例如,当GPIO引脚从高电平(1)变为低电平(0)时,通常说该引脚被“去断言”了。

简单的例子:
假设一个信号线是“使能信号”(Enable Signal)。如果“使能信号”从低电平(0)变为高电平(1),那么我们可以说该信号被“断言”。如

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值