1181_SPC560B60L7_ADC的采样时间以及转换时间

本文探讨了不同位宽ADC模块的采样时间与转换特性,强调了10bit模块在相同条件下更快的速度优势,并提到了在不同电压系统下的时钟配置选择。对系统性能评估有参考价值。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

    全部学习笔记汇总: GitHub - GreyZhang/g_spc560b64: Learn and hack powerpc MCU SPC560B. Happy hacking!

    工作的时钟是可以选择的。采样以及转换都需要一定的时间,其中采样时间是内部电容充电的时间。另一个需要注意的点:每一个通道的这个时间都是可以独立配置的。这么看,其实ADC的采样似乎是一个分厂细分化的工作,不好做成一个通用的功能。

    两个ADC模块这部分的介绍是有一点相似的。有几条需要注意的地方如下:

    1. 着色部分有一个硬件要求的说明,通过对比看来,这里的硬件应该是说10bit的硬件模块与12bit的硬件模块的差异。

    2. 接着上一条,可以有一个粗浅的结论:前提条件大概相似的状态下,10bit的ADC模块的采集速度是要快一些的。

    3. 几个典型的数据中,最差的采集效率:10bit 1.7us, 12bit 3us。

    4. 5V系统下,ADC的时钟可配置选择比3.3V系统下的选择多。

    以上是ADC相关的采样时间以及转换时间的简单整理,对于后续系统性能的评估多少有一点参照意义。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值