Verilog HDL阻塞赋值和非阻塞赋值笔记

文章详细分析了在Vivado工具中,不同Verilog代码结构如何影响电路综合,着重讨论了比较运算符、阻塞与非阻塞赋值对综合后电路的影响,以及综合结果如锁存器的出现。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1.

module test(
input wire clk,
input wire b,
output reg a,
output reg c
    );
    always@(posedge clk)
    begin
        a=b;
        c=a;
    end
endmodule

上面的代码在vivado中综合后的电路为:

2.

module test(
input wire clk,
input wire b,
output reg a,
output reg c
    );
    always@(posedge clk)
    begin
        a<=b;
        c<=a;
    end
endmodule

上面的代码在vivado中综合后的电路为:

3.

module test(
input wire clk,
input wire b,
output reg a,
output reg c
    );
    always@(posedge clk)
    begin
        a=b;
        c<=a;
    end
endmodule

上面的代码在vivado中综合后的电路为:

4.

module test(
input wire clk,
input wire b,
output reg a,
output reg c
    );
    always@(posedge clk)
    begin
        a<=b;
        c=a;
    end
endmodule

上面的代码在vivado中综合后的电路为:

5.

module test(
input wire clk,
input wire [1:0]E,
input wire D,
output reg Q
    );
    always@(posedge clk)begin
        if(E==2'd3)
            Q=D;
    end
endmodule

上面的代码在vivado中综合后的电路为:

6.

module test(
input wire E,
input wire D,
output reg Q
    );
    always@(*)begin
        if(E)
            Q<=D;
    end
endmodule

上面的代码在vivado中综合后的电路为:

可以看到综合的结果是锁存器。

7.

always@(posedge clk)begin

        if(cnt==1'd1)

        begin

                rd=1'd0;//注意下面对rd做了判断,这里的阻塞和非阻塞赋值会影响综合后的电路结果

                if(rd==1'd0)//上面的阻塞和非阻塞会影响综合后的电路

                        flag=1'd1;

        end

        else

                cnt=cnt+1'd1;

end

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值