fpga系列 HDL:tips 状态机状态转换时BitOut会存在未知状态的输出的解决

错误描述

在这里插入图片描述

  • 状态转换时BitOut会存在未知状态的输出(一个时钟周期长度):
reg     [5:0]   data_sync  = 6'b111111; 

always @ (posedge clk) begin  
    case (state_reg)    
    0:begin  
            if(Bit_in_EN_r1==1)begin
                  if($unsigned(bit_cnt) ==6) begin
                        state_reg<=1;
                  end

                  BitOut <= data_sync[bit_cnt];
                  bit_cnt = bit_cnt + 1; // 索引增加
            end
    end
    1:begin
            BitOut <= 0;
            bit_cnt = bit_cnt + 1;

            if(bit_cnt==33) begin 
            bit_cnt = 0;
            state_reg<=0;// 发送完成
            end
    end
	 
   endcase 
end

解决方案

在这里插入图片描述

  • 需要注意状态转移判断的时机(状态转移判断置后)
reg     [5:0]   data_sync  = 6'b111111; 

always @ (posedge clk) begin  
    case (state_reg)    
    0:begin  
            if(Bit_in_EN_r1==1)begin
                  BitOut <= data_sync[bit_cnt];
                  bit_cnt = bit_cnt + 1; // 索引增加

                  if($unsigned(bit_cnt) ==6) begin // 状态转移后判断
                        state_reg<=1; 
                  end
            end
    end
    1:begin
            BitOut <= 0;
            bit_cnt = bit_cnt + 1;

            if(bit_cnt==33) begin 
            bit_cnt = 0;
            state_reg<=0;// 发送完成
            end
    end
	 
   endcase 
end

在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值