时钟显示电路设计Verilog代码Quartus BICE-EDA实验实验箱

名称:时钟显示电路设计Verilog代码Quartus  BICE-EDA实验实验箱(文末获取)

软件:Quartus

语言:Verilog

代码功能:

时钟显示电路

EDA/SOPC实验箱提供有实时时钟(RTC)电路,采用的RTC实时时钟芯片DS13020

DS1302是 DALLAS公司推出的涓流充电时钟芯片,内含有一个实时时钟/日历和31字节静态RAM,通过简单的串行接口与CPU进行通信。实时时钟/日历电路提供秒、分、时、日、月、年的信息,每月的天数和闰年的天数可自动调整,时钟操作可通过AMPM指示决定采用2或12小时格式。DS1302与与FPGA的连接如下

  要求自行查找DS13020资料进行学习,采用3个按键,选择在LED七段数码管上显示秒、分、时、日、月、年的信息。(建议采用Nios核设计)

  功能要求在这个基础上加上在液晶上显示,当前处于哪一个显示模式(比如显示年就显示一个year,或者别的什么代替),加上一个转换模块可以转换时区,要求有四个时区,再加上一个闹钟功能

要求.jpg

本代码已在BICE-EDA实验实验箱验证,BICE-EDA实验实验箱如下,其他开发板可以修改管脚适配:

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值