IIC的SCL时序异常问题

现象

​        主机软件 IIC 可以正常使用,但是速度最大为 5KHZ,于是调整为硬件 IIC,硬件 IIC 可以配置为 100KHZ-400KHZ,代码配置正常,速度配置为 100KHZ,主机起始信号无响应,用逻辑分析仪抓数据,数据频率约为 300HZ,用示波器抓数据为310HZ,并且数据波形不是方波(逻辑分析仪抓肯定是方波)。代码在其他开发板正常运行。

原因分析

  1. 现象已经基本排除软件问题

  2. 硬件检查了上拉电阻正常

  3. IIC 上挂载了多个设备,EEPROM 和 GT911 触摸芯片,EEPROM 处进行了 SDA 和 SCL 的上拉,GT911 和 MCU 之间通过屏幕的排线连接,为了避免 EMC 干扰,为引脚增加了抗干扰电路(为引脚串联电容和 GND)。但是这就造成了,SCL 和 SDA 接了上拉电阻又有抗干扰电容,无意之间组成了低通滤波电路,如下所示。所以 SCL 100KHZ 异常,因为高频被滤掉,只通过了低频信号。目前电路板中 R 为 3.3k,C 为 0.1uf,去掉 SDA 和是SCL的 C 或者替换为 12pf,SCL 和 SDA 恢复正常。(减小电容数值应该是改变了截至频率,需要的时候可以去看 RC 滤波器的公式进行计算)

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值